手机版

微机原理习题答案(15)

时间:2025-07-10   来源:未知    
字号:

答:在高速缓冲存储器系统中,主存储器与Cache中的数据可能由于一个被修改了,而另一个未修改而不一致。所以必须有一个更新系统来保持两个存储内容的一致性。

为了保持Cache内容与主存储器内容的一致性可采取两种方法:

①通写式:Cache中的数据块一经修改,立即将其写入主存储器相关存储块中。

②回写法:当Cache中的数据块被其他数据替换时,才将Cache中的数据回写到主存储器。

8.现有一存储体芯片容量为512×4位,若要用它组成4KB的存储器,需要多少这样的芯片?每块芯片需要多少寻址线?整个存储系统最少需要多少寻址线? 答:

512 4位512 4位

==16(片)

4KB4K 8位

9

由于每片容量为512×4位,而2=512,所以需要9根寻址线。

由于每片容量为512×4位所以要组成4KB的存储器必须每两片512×4位组成一组构成

512×8位即512B容量,共需8组才能构成4KB的存储器, 因此片外地址需要3根寻址线(2=8);所以整个存储系统最少需要12根寻址线。

13.用8K×8位的2764,8K×8位的6264和译码器74LS138构成一个16K字ROM,16K字RAM的存储器子系统。8086工作在最小模式系统带有地址锁存器8282,数据收发器8286。画出存储器系统与CPU的连接图,写出各块芯片的地址分配。

3

微机原理习题答案(15).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)