手机版

集成电路——译码器设计与分析(11)

时间:2025-07-10   来源:未知    
字号:

②( 2. 1. 2)卷积码编码器的编程实现与仿真波形

由以上分析可以发现,( 2. 1. 2)编码器由两个模二加法器组成 ,分别生成c1( x)、c0( x)。而此时输出的是并行数据,须经过并串转换才能输出, 在用VHDL 编程时, 用LOAD 和 CLK 来控制信息的输入与卷积码的产生 , 当 LOAD 为底电平时,在每个 CLK 的上升沿输入一位信息 , 并进行异或运算 ; 当 LOAD 为高电平时,在 CLK 的上升沿时刻 ,把生成的卷积码经过并串转换之后输出。

图中 ,DIN 为输入的信息位 ,D-OUT 为输出的串行卷积码,Q 为移位寄存器的内容。输入序列为: 1 0 1 0 1 0 … …,输出为: 11 10 00 01 10 … …。实现了编码器的功能。

2

集成电路——译码器设计与分析(11).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)