手机版

集成电路——译码器设计与分析(6)

时间:2025-07-09   来源:未知    
字号:

对于下一个地址输入,先前的输出必须先解除置位,并且新的译码器输出必须置位。此操作会降低速度。这个问题可以通过使用脉冲译码器来克服,其中输出在最短时间内保持有效,然后关闭。这里所使用的门是常规的,但输入是以短时间脉冲的形式给出的。因此,在任何访问之前,所有字线都将被保证,并且译码器激活其中一条字线。

③译码器的关键路径

决定电路最终速度的逻辑路径称为关键路径。译码器的关键路径是从地址输入到本地字线输出的最长路径。因此确定关键路径非常重要。

2

集成电路——译码器设计与分析(6).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)